384.154 Embedded Systems in FPGAs
Diese Lehrveranstaltung ist in allen zugeordneten Curricula Teil der STEOP.
Diese Lehrveranstaltung ist in mindestens einem zugeordneten Curriculum Teil der STEOP.

2023S, VU, 3.0h, 4.5EC
TUWEL

Merkmale

  • Semesterwochenstunden: 3.0
  • ECTS: 4.5
  • Typ: VU Vorlesung mit Übung
  • Format der Abhaltung: Präsenz

Lernergebnisse

Nach positiver Absolvierung der Lehrveranstaltung sind Studierende in der Lage die Grundkonzepte von Modellierung, Simulation und Entwurfsmethoden eingebetteter Systeme zu verstehen. Für weitere Informationen wenden Sie sich bitte an die Lehrende.

Inhalt der Lehrveranstaltung

Embedded Systems werden nicht mehr manuell entworfen. Heute werden digitale Schaltungen aus einer Spezifikation in einer Hardwarebeschreibunssprache (HDL) automatisch erzeugt ("Synthese"). Abhängig vom Abstraktionsgrad der Spezifikation wird zwischen unterschiedlichen Synthesearten unterschieden. Diese Vorlesung befasst sich mit den Modellierungs-, Simulations- und Entwurfsmethoden für Embedded Systems.

Methoden

Vorlesungsfolien und weiterführende Literatur-Referenzen

Die Vorlesungen und Laborübungen werden in englischer Sprache abgehalten.

Prüfungsmodus

Prüfungsimmanent

Weitere Informationen

Die Vorlesung Embedded Systems in FPGA (SS2023) findet jeden Mittwoch, vom 27.03.2023 bis 26.06.2023 von 15:00-17:00 Uhr im Seminarraum 363

Vortragende Personen

Institut

LVA Termine

TagZeitDatumOrtBeschreibung
Mo.14:00 - 16:0027.03.2023 - 26.06.2023Seminarraum 363 Embedded Systems in FPGAs
Mi.15:00 - 17:0014.06.2023 - 28.06.2023EI 8 Pötzl HS - QUER Embedded Systems in FPGA
Embedded Systems in FPGAs - Einzeltermine
TagDatumZeitOrtBeschreibung
Mo.27.03.202314:00 - 16:00Seminarraum 363 Embedded Systems in FPGAs
Mo.17.04.202314:00 - 16:00Seminarraum 363 Embedded Systems in FPGAs
Mo.24.04.202314:00 - 16:00Seminarraum 363 Embedded Systems in FPGAs
Mo.08.05.202314:00 - 16:00Seminarraum 363 Embedded Systems in FPGAs
Mo.15.05.202314:00 - 16:00Seminarraum 363 Embedded Systems in FPGAs
Mo.22.05.202314:00 - 16:00Seminarraum 363 Embedded Systems in FPGAs
Mo.05.06.202314:00 - 16:00Seminarraum 363 Embedded Systems in FPGAs
Mo.12.06.202314:00 - 16:00Seminarraum 363 Embedded Systems in FPGAs
Mi.14.06.202315:00 - 17:00EI 8 Pötzl HS - QUER Embedded Systems in FPGA
Mo.19.06.202314:00 - 16:00Seminarraum 363 Embedded Systems in FPGAs
Mi.21.06.202315:00 - 17:00EI 8 Pötzl HS - QUER Embedded Systems in FPGA
Mo.26.06.202314:00 - 16:00Seminarraum 363 Embedded Systems in FPGAs
Mi.28.06.202315:00 - 17:00EI 8 Pötzl HS - QUER Embedded Systems in FPGA

Leistungsnachweis

schriftliche Prüfung für die Vorlesungen (Kontakt: semeen.rehman@tuwien.ac.at )

Labor: (Kontakt: saeed.seyedfaraji@tuwien.ac.at ; semeen.rehman@tuwien.ac.at )

Laboraufgaben: Es gibt 2 Laborprojekte: SystemC und ZynQ. Es werden Interviews zu den Lösungen geführt

Prüfungen

TagZeitDatumOrtPrüfungsmodusAnmeldefristAnmeldungPrüfung
Di.16:00 - 18:0025.06.2024EI 11 Geodäsie HS - INF schriftlich23.05.2024 17:30 - 17.06.2024 23:59in TISSFinal Exam 3
Di.16:00 - 18:0002.07.2024EI 9 Hlawka HS - ETIT schriftlich14.05.2024 16:00 - 17.06.2024 23:59in TISSFinal Exam
Di.14:00 - 18:0006.08.2024Seminarraum 384 schriftlich15.05.2024 12:59 - 17.06.2024 23:59in TISSFinal Exam 2

LVA-Anmeldung

Von Bis Abmeldung bis
02.03.2023 08:00 27.03.2023 23:00 27.03.2023 23:00

Curricula

StudienkennzahlVerbindlichkeitSemesterAnm.Bed.Info
066 504 Masterstudium Embedded Systems Pflichtfach2. Semester
066 515 Automatisierung und robotische Systeme Gebundenes Wahlfach
066 938 Technische Informatik Gebundenes Wahlfach

Literatur

Es wird kein Skriptum zur Lehrveranstaltung angeboten.

Vorkenntnisse

Kenntnisse im digitalen Schaltungs- und Systemdesign (LVA DIS, Mikrocomputer)

Kenntnisse im Schaltungsdesign mit VHDL (LVA DIS)

Grundlegende Kenntnisse in Modelierung und Simulation (LVA DIS, LIS)

Kenntnisse im testen und verifizieren von Hardwareschaltungen (LVA DIS)

Kenntnisse der Programmiersprache C/C++ (LVA Programmieren 1 und 2)

Sprache

Englisch